Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал: http://ena.lp.edu.ua:8080/handle/ntb/921
Назва: Розроблення VHDL-AMS - моделі ємнісного акселерометра зустрічно-стрижневої конструкції
Автори: Теслюк, В. М.
Загарюк, Р. В.
Алі Аль Омарі Тарік (Мох’д Тайсір)
Бобало, С. І.
Бібліографічний опис: Розроблення VHDL-AMS - моделі ємнісного акселерометра зустрічно-стрижневої конструкції / В. М. Теслюк, Р. В. Загарюк, Алі Аль Омарі Тарік (Мох’д Тайсір), С. І. Бобало // Вісник Національного університету "Львівська політехніка". – 2008. – № 626 : Комп'ютерні системи проектування. Теорія і практика. – С. 110–116. – Бібліографія: 10 назв.
Дата публікації: 2008
Видавництво: Видавництво Національного університету "Львівська політехніка"
Короткий огляд (реферат): Розроблено VHDL-AMS модель для ємнісного акселерометра зустрічно-стрижневої конструкції для схемотехнічного рівня проектування та наведено результати аналізу цієї моделі. In this paper, is developed VHDL-AMS model for capacitive microaccelerometer of IDT construction for design on schematic level. Presented analysis results of the developed model.
URI (Уніфікований ідентифікатор ресурсу): http://ena.lp.edu.ua:8080/handle/ntb/921
Тип вмісту : Article
Розташовується у зібраннях:Комп'ютерні системи проектування теорія і практика. – 2008. – №626

Файли цього матеріалу:
Файл Опис РозмірФормат 
17.pdf243,83 kBAdobe PDFПереглянути/відкрити


Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.