Please use this identifier to cite or link to this item: http://ena.lp.edu.ua:8080/handle/ntb/55297
Full metadata record
DC FieldValueLanguage
dc.contributor.authorВаврук, Є. Я.
dc.date.accessioned2020-11-18T20:18:26Z-
dc.date.available2020-11-18T20:18:26Z-
dc.date.created2005-03-01
dc.date.issued2005-03-01
dc.identifier.citationВаврук Є. Я. Деякі аспекти організації контролю і діагностики систем і процесорів опрацювання сигналів у режимі реального часу / Є. Я. Ваврук // Вісник Національного університету “Львівська політехніка”. — Львів : Видавництво Національного університету “Львівська політехніка”, 2005. — № 546 : Комп’ютерні системи та мережі. — С. 23–29.
dc.identifier.urihttp://ena.lp.edu.ua:8080/handle/ntb/55297-
dc.description.abstractПроаналізовано особливості контролю і діагностики систем і процесорів опрацювання сигналів. Розроблені схеми діагностики і контролю на прикладі системи обробки радіолокаційної інформації.
dc.description.abstractVerification and diagnostic features for systems and processors of digital signal processing have been reviewed in this article. Verification and diagnostic schemes for system of processing information of radar are proposed.
dc.format.extent23-29
dc.language.isouk
dc.publisherВидавництво Національного університету “Львівська політехніка”
dc.relation.ispartofВісник Національного університету “Львівська політехніка”, 546 : Комп’ютерні системи та мережі, 2005
dc.titleДеякі аспекти організації контролю і діагностики систем і процесорів опрацювання сигналів у режимі реального часу
dc.typeArticle
dc.rights.holder© Національний університет “Львівська політехніка”, 2005
dc.rights.holder© Ваврук Є. Я., 2005
dc.contributor.affiliationНаціональний університет “Львівська політехніка”
dc.format.pages7
dc.identifier.citationenVavruk Ye. Ya. Deiaki aspekty orhanizatsii kontroliu i diahnostyky system i protsesoriv opratsiuvannia syhnaliv u rezhymi realnoho chasu / Ye. Ya. Vavruk // Visnyk Natsionalnoho universytetu "Lvivska politekhnika". — Lviv : Vydavnytstvo Natsionalnoho universytetu "Lvivska politekhnika", 2005. — No 546 : Kompiuterni systemy ta merezhi. — P. 23–29.
dc.relation.references1. Щербаков Н.С., Достоверность работы цифровых устройств. - М. : Машиностроение, 1989. - 224 с.
dc.relation.references2. Доценко Б.И. Диагностирование динамических систем. - К.: Техника, 1983. - 159 с.
dc.relation.references3. Jun-Fu Li, Shyue-Kung Lu, Shih-Am Hwang, Cheng-Wen Lu. Easily Testable and fault-tolerantt FFT butterfly network//IEEE Trans or circuits and systems. - Sept. 2000. - Vol. 4. - P. 919-929.
dc.relation.references4. Redinbo G.R., Manomohan R. Fault Tolerance in Computing, Compressing and Transmitting FFT Data // IEEE Trans on communication. - Des. 2001. - Vol. 49. - P. 2095-2105.
dc.relation.references5. Ваврук Є.Я. Організація контролю та діагностики ШПФ-схем у режимі реального часу в системах опрацювання сигналів // Bien. Нац. ун-ту “Львівська політехніка". - 2004. - 523. С. 24-29.
dc.relation.references6. Oh C.G., Youn H.Y., and V.K.R.aj. An efficient algoritm-based concurrent error detection for FFTnetwork // IEEE Trans Computer. - Sept. 1995. - Vol. 44. - P. 1157-1162.
dc.relation.references7. Yamashita К., Kanasugi A., and Goto G. A wafe-scale 100 000-gate FFT processor with built-in test circuit//IEEE Torn, of Solid-State Citcuits. -1988. - Vol. 23. - P. 336-342.
dc.relation.references8. Antola A., Sami M.G., Sciuto D. Testing approaches for flowgraph-derived FFT arrays // Int.Conf. jn Systolic Arrays, Killamey Ireland. - 1989. - P. 325-334.
dc.relation.referencesen1. Shcherbakov N.S., Dostovernost raboty tsifrovykh ustroistv, M. : Mashinostroenie, 1989, 224 p.
dc.relation.referencesen2. Dotsenko B.I. Diahnostirovanie dinamicheskikh sistem, K., Tekhnika, 1983, 159 p.
dc.relation.referencesen3. Jun-Fu Li, Shyue-Kung Lu, Shih-Am Hwang, Cheng-Wen Lu. Easily Testable and fault-tolerantt FFT butterfly network//IEEE Trans or circuits and systems, Sept. 2000, Vol. 4, P. 919-929.
dc.relation.referencesen4. Redinbo G.R., Manomohan R. Fault Tolerance in Computing, Compressing and Transmitting FFT Data, IEEE Trans on communication, Des. 2001, Vol. 49, P. 2095-2105.
dc.relation.referencesen5. Vavruk Ye.Ya. Orhanizatsiia kontroliu ta diahnostyky ShPF-skhem u rezhymi realnoho chasu v systemakh opratsiuvannia syhnaliv, Bien. Nats. un-tu "Lvivska politekhnika", 2004, 523. P. 24-29.
dc.relation.referencesen6. Oh C.G., Youn H.Y., and V.K.R.aj. An efficient algoritm-based concurrent error detection for FFTnetwork, IEEE Trans Computer, Sept. 1995, Vol. 44, P. 1157-1162.
dc.relation.referencesen7. Yamashita K., Kanasugi A., and Goto G. A wafe-scale 100 000-gate FFT processor with built-in test circuit//IEEE Torn, of Solid-State Citcuits. -1988, Vol. 23, P. 336-342.
dc.relation.referencesen8. Antola A., Sami M.G., Sciuto D. Testing approaches for flowgraph-derived FFT arrays, Int.Conf. jn Systolic Arrays, Killamey Ireland, 1989, P. 325-334.
dc.citation.journalTitleВісник Національного університету “Львівська політехніка”
dc.citation.issue546 : Комп’ютерні системи та мережі
dc.citation.spage23
dc.citation.epage29
dc.coverage.placenameЛьвів
dc.coverage.placenameLviv
dc.subject.udc621.372
Appears in Collections:Комп'ютерні системи та мережі. – 2005. – № 546



Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.